机读格式显示(MARC)
- 000 01395nam0 2200241 450
- 010 __ |a 978-7-302-25109-5 |d CNY49.00
- 100 __ |a 20110808d2011 em y0chiy50 ea
- 200 1_ |a 计算机原理与设计 |9 ji suan ji yuan li yu she ji |e Verilog HDL版 |f 李亚民著
- 210 __ |a 北京 |c 清华大学出版社 |d 2011
- 215 __ |a 13,520页 |d 26cm
- 330 __ |a 本书主要内容包括:计算机基础知识及性能评价方法;数字电路及verilog hdl简介;计算机加、减、乘、除及开方的各种算法(包括wallace tree快速乘法器和newton-raphson及goldschmidt除法和开方算法)及其verilog hdl实现;指令系统结构和alu及多端口寄存器堆的verilog hdl设计;单周期、多周期和流水线cpu的verilog hdl设计;精确中断和异常处理及其电路实现;浮点算法及带有浮点部件fpu的流水线cpu的verilog hdl设计;多线程cpu的verilog hdl设计;存储器、cache和虚拟存储器管理以及带有cache、tlb和fpu的cpu设计;多核cpu的verilog hdl设计:异步通信接口uart、ps/2键盘与鼠标接口、视频图像阵列vga接口、i2c串行总线接口和pci并行总线接口的verilog hdl设计;高性能计算机及互联网络设计。书中的verilog hdl源代码基本上都附有功能仿真波形,以便加深对计算机原理的理解和对计算机设计方法的掌握。
- 701 _0 |a 李亚民 |9 li ya min |4 著
- 801 _0 |a CN |b YNNI |c 20110924
- 905 __ |a YNNI |d TP303/4017-1